1422
Aluno - Guilherme Sionek - PIBITI/CNPq - Curso de Engenharia Elétrica (Eletron.,Eletrotec.,Telecom.) (MT) - Orientador : Bernardo Leite - Departamento de Engenharia Elétrica.
Título
CONCEPÇÃO DE CIRCUITO INTEGRADO PARA AMOSTRAGEM E CONVERSÃO DE FREQUÊNCIA EM RECEPTORES DE COMUNICAÇÃO SEM FIO
Área de conhecimento: 30403030 - Palavras-chave: circuitos, verilog-ams, modelagem - Coorientador: Luis Henrique Assumpção Lolis.
Este trabalho propõe como objetivo geral, a prova de conceito do funcionamento e o teste de viabilidade da operação de subamostragem para receptores de radiofrequência flexíveis e de baixo consumo, divido em 3 etapas: pesquisa bibliográfica, modelagem e validação. No início, foi realizada uma análise das técnicas de amostragem e conversão em frequência utilizadas em receptores de radiofrequência que representam o atual estado da arte, em conjunto com o estudo de circuitos chaveados e amostradores. Em seguida, foi elaborado um modelo matemático que representa o funcionamento do circuito proposto a ser colocado em prova. O estudo deste foi feito com o auxílio da ferramenta de cálculo MATLAB, o que permitiu comprovar que o modelo é valido e funcional. Neste estágio foram empregados modelos ideais, portanto, na sequência novos fatores foram incluídos, como a presença de sinal imagem, ruído e a influência da ação dos filtros presentes no circuito. Os resultados das simulações foram comparados aos valores mínimos de relação sinal-ruído indicados por padrões de comunicação atuais. Após esta etapa, é necessário testar a viabilidade do circuito em si, ou seja, encontrar elementos de circuito que realizem as operações matemáticas necessárias para obter o resultado anterior. Esta fase é realizada com o auxílio da suíte de ferramentas de design e verificação Cadence Virtuoso. Utilizando uma abordagem de projeto top-down, ou seja, iniciando do nível mais alto para o mais baixo (menos detalhes para mais detalhes), um primeiro modelo foi realizado com a utilização de bibliotecas já existentes e com a criação de novos blocos comportamentais com a linguagem de descrição de hardware Verilog-AMS, que permite a descrição de circuitos tanto digitais quanto analógicos. Com esta estratégia, é possível validar cada bloco em seu nível mais alto, portanto teórico e mais próximo do ideal e então substituí-los gradativamente por um equivalente mais detalhado, até chegar ao nível mais baixo, e comparando os resultados obtidos com as condições originais do modelo matemático (bottom-up).